<div dir="ltr">Dear Hesham,<div><br></div><div>Thank you for providing information about the RISC-V MMU. I want to know what work has to be done in improving MMU in RISC-V and if it can be a GSoC project. It would be great if you could provide the details regarding this.</div><div><br></div><div>Thanks and regards,</div><div>Rajiv</div></div><br><div class="gmail_quote"><div dir="ltr" class="gmail_attr">On Wed, 24 Mar 2021 at 00:03, Hesham Almatary <<a href="mailto:hesham.almatary@cl.cam.ac.uk">hesham.almatary@cl.cam.ac.uk</a>> wrote:<br></div><blockquote class="gmail_quote" style="margin:0px 0px 0px 0.8ex;border-left:1px solid rgb(204,204,204);padding-left:1ex">On Tue, 23 Mar 2021 at 17:14, Gedare Bloom <<a href="mailto:gedare@rtems.org" target="_blank">gedare@rtems.org</a>> wrote:<br>
><br>
> CC: Hesham<br>
> CC: devel<br>
><br>
> On Tue, Mar 23, 2021 at 6:34 AM Rajiv Vaidyanathan<br>
> <<a href="mailto:rajiv.vaidyanathan4@gmail.com" target="_blank">rajiv.vaidyanathan4@gmail.com</a>> wrote:<br>
> ><br>
> > Dear Gedare,<br>
> ><br>
> > Thank you for providing information regarding the project. For risk-v MMU support, will I require to have hardware?<br>
> ><br>
> That's a good question. I don't know if the current risc-v simulators<br>
> support the risc-v mmu. maybe, another expert could advise. I have<br>
> CC'd someone with experience in both risc-v and memory protection.<br>
><br>
Yes, both Spike and QEMU have MMU and PMP support.<br>
<br>
> Let's keep technical discussions on the mailing list. Thanks.<br>
><br>
> > Thanks and regards,<br>
> > Rajiv<br>
> ><br>
> > On Mon, 22 Mar 2021 at 21:54, Gedare Bloom <<a href="mailto:gedare@rtems.org" target="_blank">gedare@rtems.org</a>> wrote:<br>
> >><br>
> >> Hi Rajiv,<br>
> >><br>
> >> On Sat, Mar 20, 2021 at 12:40 AM Rajiv Vaidyanathan<br>
> >> <<a href="mailto:rajiv.vaidyanathan4@gmail.com" target="_blank">rajiv.vaidyanathan4@gmail.com</a>> wrote:<br>
> >> ><br>
> >> > Hello RTEMS community,<br>
> >> ><br>
> >> > I am interested in the ticket: Memory protection. I saw that this topic has been pursued a few times in GSoC. It would be great if someone can let me know the current status of this project and guide me about what are the contributions that can be done this year.<br>
> >> ><br>
> >> Yes, this is a frequently attempted project that slowly makes progress<br>
> >> over time. I think that Utkarsh has gotten somewhat close to a<br>
> >> workable solution, but there were some design flaws in his approach<br>
> >> for task stack protection (mainly, iterating over all the tasks) that<br>
> >> are still lingering.<br>
> >><br>
> >> There could be enough work here to pick up from his progress. The<br>
> >> major issue would be figuring out what  the final state of his code is<br>
> >> in, and to dig in to the design and implementation details to write a<br>
> >> concrete proposal how to bring task stack protection to a production<br>
> >> state. There may be other directions to consider as well, such as<br>
> >> improving the risc-v MMU support perhaps.<br>
> >><br>
> >> > Thanks and regards,<br>
> >> > Rajiv<br>
> >> > _______________________________________________<br>
> >> > devel mailing list<br>
> >> > <a href="mailto:devel@rtems.org" target="_blank">devel@rtems.org</a><br>
> >> > <a href="http://lists.rtems.org/mailman/listinfo/devel" rel="noreferrer" target="_blank">http://lists.rtems.org/mailman/listinfo/devel</a><br>
> _______________________________________________<br>
> devel mailing list<br>
> <a href="mailto:devel@rtems.org" target="_blank">devel@rtems.org</a><br>
> <a href="http://lists.rtems.org/mailman/listinfo/devel" rel="noreferrer" target="_blank">http://lists.rtems.org/mailman/listinfo/devel</a><br>
</blockquote></div>